Pipelining und Superscalar Execution verstehen

Nero24

Administrator
Teammitglied
Mitglied seit
01.07.2000
Beiträge
24.066
Renomée
10.446
  • BOINC Pentathlon 2019
  • BOINC Pentathlon 2020
  • BOINC Pentathlon 2018
  • BOINC Pentathlon 2021
In unserem letzten Artikel <a href="http://www.planet3dnow.de/artikel/diverses/doping/index.shtml">Doping für Prozessoren</a> haben wir die verschiedenen technischen Tricks der Chip-Entwickler aufgezeigt, aus einer Anhäufung von logischen Schaltkreisen immer noch mehr und mehr Leistung herauszuholen. Dabei war 'Taktfrequenz' nicht das maßgebliche Thema. Neben Features wie SMP, SMT, Caching und etlichen anderen Punkten, fielen auch die Begriffe Pipelining und Superscalar Execution.

Nun hat unser Artikel damals mehr oder minder vorausgesetzt, daß der Leser eine Portion Grundwissen darüber bereits mitbringt. <a href="http://arstechnica.com/paedia/c/cpu/part-2/cpu2-1.html" TARGET="b">Ars Technica</A> hat jetzt einen Artikel online gestellt, der diese Lücke schließen kann. Dort werden die Begriffe Pipelining und Superscalar Execution von Grund auf anhand von praktischen Beispielen erläutert. Natürlich findet auch der routinierte Chip-Freak noch die ein oder andere interessante Information...
 
Zurück
Oben Unten