AMD hat heute den ersten Chipsatz für den kommenden 64-Bit Boliden "K8/Hammer" angekündigt:
The AMD-8000 series of chipsets is designed to be flexible and modular in order to deliver building blocks for PC manufacturers to produce advanced, high-performance desktop and mobile PCs, servers, and workstations. The chipsets will incorporate HyperTransport™ technology, which helps to diminish system bottlenecks, enable better efficiency, and increase throughput to improve overall system performance.
“We believe the AMD-8000 series of chipsets will represent a major breakthrough in system chipset design, and will fundamentally alter the way computers are made in the future,” said Ed Ellett, vice president of Marketing for AMD's Computation Products Group. “To meet the high-bandwidth demands of current and future graphics and other I/O devices, computer architecture will need to evolve from the existing platform infrastructure. These chipsets are designed to be compatible with today’s hardware components, and allow for a seamless transition to tomorrow’s far more advanced, higher performance platforms.”
When introduced, the AMD-8000 series of chipsets will include the AMD-8111™ HyperTransport I/O hub, the AMD-8131™ HyperTransport PCI-X tunnel, and the AMD-8151™ HyperTransport AGP3.0 graphics tunnel. These chipsets for the “Hammer” processors are planned to be available in the fourth quarter of 2002, and are designed to provide the basis for AMD processor-based systems to serve the PC, workstation, and server markets.
The AMD-8000 series of chipsets is another example of AMD driving beneficial new technologies into the market. Chipset vendors Ali, SiS, NVIDIA, and VIA are also working closely with AMD, and are expected to design and produce chipsets for AMD’s “Hammer” processor.
Auf The Inquirer ist unterdessen zu lesen, VIA werde mit der Produktion ihres Hammer-Chipsatzes bereits im April beginnen.
Spekulation pur dagegen ist eine weitere Meldung, die ebenfalls auf The Inquirer zu lesen ist. AMD besitzt eine Lizenz für die Rambus-Speichertechnologie, die - so spekuliert The Inquirer - beim Hammer womöglich zum Einsatz kommen werde. Es ist klar, daß der Hammer, um ordentlich performen zu können, einen satten Speicher- und FSB-Durchsatz benötigen wird. Aus diesem Grund trägt der Hammer den Memory-Controller sogar On-Chip, um nicht von Memory-Controllern der Third-Party Hersteller abhängig zu sein. Wie man hört wird es diesen Memory-Controller in 64-Bit und 128-Bit Ausführung geben. Mit DDR-SDRAM PC2700 würden dem Hammer demnach 5.4 GB/s Speicherbandbreite zur Verfügung stehen. Hier stellt sich natürlich die Frage, ob Dual-Rambus, bisher Klassenprimus mit 3.2 GB/s, überhaupt notwendig erscheint... THX @[P3D] Sub-Zero & Dún-dadan & Oliver für den Hinweis :-)
Diesen Artikel bookmarken oder senden an ...
