Bereits im August haben wir über das neue E-Stepping des Athlon 64 berichtet. Die damals genannten Verbesserungen gegenüber den aktuellen C-Steppings des 130 nm und D-Steppings des 90 nm Verfahrens ("Winchester-Kern"):
* "Adaptive Prefetch" um die Cache-Hit Rate zu optimieren * Zwei zusätzliche Write-Combining Buffers (insgesamt 4) * XOR DRAM Bank Address um die Cache Write-Back Strategie zu optimieren * Erweiterter "Clock Ramp Hysteresis Counter" * SSE3
Nun jedoch gibt es weitere Informationen zum kommenden E-Stepping. Bereits zu Beginn des Jahres 2005 soll der verbesserte Core in Produktion gehen. Die damals vorgetragenen Verbesserungen im Bereich des Speicher-Controllers und die Implementierung von SSE3 scheinen sich nun zu bestätigen. Zusätzlich zu den IPC-steigernden Maßnahmen will AMD dank 90 nm aber auch wieder am Takt drehen. Obwohl mit dem Athlon 64 4000+ und dem Athlon 64 FX-55 gerade erst zwei neue Top-Modelle vorgestellt wurden und obwohl Mitbewerber Intel derzeit nichts vergleichbares entgegen zu setzen hat (wir berichteten), plant AMD ungeachtet dessen weiter an der Performance-Schraube zu drehen. So soll parallel mit dem E-Stepping auch der Athlon 64 4200+ vorgestellt werden, der dann 2.6 GHz Taktfrequenz aufweist; ob - wie der aktuelle Athlon 64 FX-55 - mit 1 MB Cache oder wegen des verbesserten Memory-Controllers nur mit 512 KB Cache, steht noch nicht fest. Definitiv jedoch ist ein Athlon 64 FX-57 mit 2,8 GHz und 1024 KB Cache. THX rkinet & Fruchtnketar für den Hinweis
Diesen Artikel bookmarken oder senden an ...