App installieren
How to install the app on iOS
Follow along with the video below to see how to install our site as a web app on your home screen.
Anmerkung: This feature may not be available in some browsers.
Du verwendest einen veralteten Browser. Es ist möglich, dass diese oder andere Websites nicht korrekt angezeigt werden.
Du solltest ein Upgrade durchführen oder ein alternativer Browser verwenden.
Du solltest ein Upgrade durchführen oder ein alternativer Browser verwenden.
AMD AM4 Plattform für Zen CPU und APU
- Ersteller Complicated
- Erstellt am
BoMbY
Grand Admiral Special
- Mitglied seit
- 22.11.2001
- Beiträge
- 7.468
- Renomée
- 293
- Standort
- Aachen
- Prozessor
- Ryzen 3700X
- Mainboard
- Gigabyte X570 Aorus Elite
- Kühlung
- Noctua NH-U12A
- Speicher
- 2x16 GB, G.Skill F4-3200C14D-32GVK @ 3600 16-16-16-32-48-1T
- Grafikprozessor
- RX 5700 XTX
- Display
- Samsung CHG70, 32", 2560x1440@144Hz, FreeSync2
- SSD
- AORUS NVMe Gen4 SSD 2TB, Samsung 960 EVO 1TB, Samsung 840 EVO 1TB, Samsung 850 EVO 512GB
- Optisches Laufwerk
- Sony BD-5300S-0B (eSATA)
- Gehäuse
- Phanteks Evolv ATX
- Netzteil
- Enermax Platimax D.F. 750W
- Betriebssystem
- Windows 10
- Webbrowser
- Firefox
Steht ja in dem Patent. Das sind Symbolbilder, und das könnte auch anders aussehen im fertigen Produkt, es geht hier nur um das Prinzip. Da steht glaube ich auch dass es sowohl für LGA als auch PGA funktionieren würde. Der Rahmen wird halt von oben über den Sockel und die CPU gesteckt, und hält diese dann fest. Gleichzeitig sorgt der Rahmen für einen definierten Abstand zum Kühler, so dass auch der Chip z.B. nicht beschädigt werden kann, wenn man den Kühler montiert, und es gibt praktisch keine Scherkräfte beim Einrasten des Rahmens.
OBrian
Moderation MBDB, ,
- Mitglied seit
- 16.10.2000
- Beiträge
- 17.032
- Renomée
- 267
- Standort
- NRW
- Prozessor
- Phenom II X4 940 BE, C2-Stepping (undervolted)
- Mainboard
- Gigabyte GA-MA69G-S3H (BIOS F7)
- Kühlung
- Noctua NH-U12F
- Speicher
- 4 GB DDR2-800 ADATA/OCZ
- Grafikprozessor
- Radeon HD 5850
- Display
- NEC MultiSync 24WMGX³
- SSD
- Samsung 840 Evo 256 GB
- HDD
- WD Caviar Green 2 TB (WD20EARX)
- Optisches Laufwerk
- Samsung SH-S183L
- Soundkarte
- Creative X-Fi EM mit YouP-PAX-Treibern, Headset: Sennheiser PC350
- Gehäuse
- Coolermaster Stacker, 120mm-Lüfter ersetzt durch Scythe S-Flex, zusätzliche Staubfilter
- Netzteil
- BeQuiet 500W PCGH-Edition
- Betriebssystem
- Windows 7 x64
- Webbrowser
- Firefox
- Verschiedenes
- Tastatur: Zowie Celeritas Caseking-Mod (weiße Tasten)
Das Zusammenbauen geht mit so einem Rahmen sicherlich noch eine halbe Sekunde schneller als mit dem üblichen Hebel. Aber das Rausbauen wird ein Gefummel, und so einige Leute werden bestimmt die Nippel abbrechen. Hoffentlich ist das ein ausreichend elastischer Kunststoff und die Nippel haben oben eine Einkerbung, daß man mit einem Schraubendreher reinspießen kann zum Abhebeln. Sonst sehe ich den nächsten Shitstorm im Anzug
Die Außenmaße werden aber bestimmt genauso wie bisher auch bleiben, damit man die gleichen Kühler weiterverwenden kann. Die Kühlerbefestigung AM2 bis FM2+ ist ja sehr unabhängig vom Sockel, nur die Höhe muß gleichbleiben.
Die Außenmaße werden aber bestimmt genauso wie bisher auch bleiben, damit man die gleichen Kühler weiterverwenden kann. Die Kühlerbefestigung AM2 bis FM2+ ist ja sehr unabhängig vom Sockel, nur die Höhe muß gleichbleiben.
BoMbY
Grand Admiral Special
- Mitglied seit
- 22.11.2001
- Beiträge
- 7.468
- Renomée
- 293
- Standort
- Aachen
- Prozessor
- Ryzen 3700X
- Mainboard
- Gigabyte X570 Aorus Elite
- Kühlung
- Noctua NH-U12A
- Speicher
- 2x16 GB, G.Skill F4-3200C14D-32GVK @ 3600 16-16-16-32-48-1T
- Grafikprozessor
- RX 5700 XTX
- Display
- Samsung CHG70, 32", 2560x1440@144Hz, FreeSync2
- SSD
- AORUS NVMe Gen4 SSD 2TB, Samsung 960 EVO 1TB, Samsung 840 EVO 1TB, Samsung 850 EVO 512GB
- Optisches Laufwerk
- Sony BD-5300S-0B (eSATA)
- Gehäuse
- Phanteks Evolv ATX
- Netzteil
- Enermax Platimax D.F. 750W
- Betriebssystem
- Windows 10
- Webbrowser
- Firefox
Neues AM4 Speicherinterface?
US9274938 B2: Dynamic RAM Phy interface with configurable power states
The Phy interface may also be configured to support multiple channels of physical memory devices. The Phy interface may be located in various locations including on a die of a central processing unit (CPU).
Dresdenboy
Redaktion
☆☆☆☆☆☆
Neues AM4 Speicherinterface?
Wenn man bei Google die alternativen Patent-IDs öffnet u. z.B. ein USxxx anschaut, ist da ein Filing Date in 2010.
BoMbY
Grand Admiral Special
- Mitglied seit
- 22.11.2001
- Beiträge
- 7.468
- Renomée
- 293
- Standort
- Aachen
- Prozessor
- Ryzen 3700X
- Mainboard
- Gigabyte X570 Aorus Elite
- Kühlung
- Noctua NH-U12A
- Speicher
- 2x16 GB, G.Skill F4-3200C14D-32GVK @ 3600 16-16-16-32-48-1T
- Grafikprozessor
- RX 5700 XTX
- Display
- Samsung CHG70, 32", 2560x1440@144Hz, FreeSync2
- SSD
- AORUS NVMe Gen4 SSD 2TB, Samsung 960 EVO 1TB, Samsung 840 EVO 1TB, Samsung 850 EVO 512GB
- Optisches Laufwerk
- Sony BD-5300S-0B (eSATA)
- Gehäuse
- Phanteks Evolv ATX
- Netzteil
- Enermax Platimax D.F. 750W
- Betriebssystem
- Windows 10
- Webbrowser
- Firefox
Jo, heißt ja nicht, dass die Idee schlecht ist. Nur, dass sie nicht umgesetzt wurde bisher. Das wäre auf jeden Fall eine Möglichkeit wie man z.B. Quad-Channel-DDR4 mit weniger Pins anbinden könnte. Im Prinzip hatte ich etwas ähnliches vor ein paar Wochen mal irgendwo geschrieben, und das Patent bestätigt auf jeden Fall, dass die Idee nicht komplett falsch war.
Was haben denn RAM Power States mit weniger Pins zu tun?
In der Patentzusammenfassung steht nur etwas von zusätzlichen Transceiver für die niedrigen power states, die kann man aber weder dazu benutzen zusätzliche Channel anzubinden noch spart man dadurch Pins.
In der Patentzusammenfassung steht nur etwas von zusätzlichen Transceiver für die niedrigen power states, die kann man aber weder dazu benutzen zusätzliche Channel anzubinden noch spart man dadurch Pins.
BoMbY
Grand Admiral Special
- Mitglied seit
- 22.11.2001
- Beiträge
- 7.468
- Renomée
- 293
- Standort
- Aachen
- Prozessor
- Ryzen 3700X
- Mainboard
- Gigabyte X570 Aorus Elite
- Kühlung
- Noctua NH-U12A
- Speicher
- 2x16 GB, G.Skill F4-3200C14D-32GVK @ 3600 16-16-16-32-48-1T
- Grafikprozessor
- RX 5700 XTX
- Display
- Samsung CHG70, 32", 2560x1440@144Hz, FreeSync2
- SSD
- AORUS NVMe Gen4 SSD 2TB, Samsung 960 EVO 1TB, Samsung 840 EVO 1TB, Samsung 850 EVO 512GB
- Optisches Laufwerk
- Sony BD-5300S-0B (eSATA)
- Gehäuse
- Phanteks Evolv ATX
- Netzteil
- Enermax Platimax D.F. 750W
- Betriebssystem
- Windows 10
- Webbrowser
- Firefox
Es ist ein zusätzlicher Chip zwischen RAM und CPU. Der Chip und die CPU können anders aneinander angebunden sein, z.B. per GMI oder einfach mit höherem Takt und QDR, oder was auch immer man benötigt um mehr Daten durch die Leitungen zu bekommen.
Complicated
Grand Admiral Special
- Mitglied seit
- 08.10.2010
- Beiträge
- 4.950
- Renomée
- 441
- Mein Laptop
- Lenovo T15, Lenovo S540
- Prozessor
- AMD Ryzen 7 3700X
- Mainboard
- MSI X570-A PRO
- Kühlung
- Scythe Kama Angle - passiv
- Speicher
- 32 GB (4x 8 GB) G.Skill TridentZ Neo DDR4-3600 CL16-19-19-39
- Grafikprozessor
- Sapphire Radeon RX 5700 Pulse 8GB PCIe 4.0
- Display
- 27", Lenovo, 2560x1440
- SSD
- 1 TB Gigabyte AORUS M.2 PCIe 4.0 x4 NVMe 1.3
- HDD
- 2 TB WD Caviar Green EADS, NAS QNAP
- Optisches Laufwerk
- Samsung SH-223L
- Gehäuse
- Lian Li PC-B25BF
- Netzteil
- Corsair RM550X ATX Modular (80+Gold) 550 Watt
- Betriebssystem
- Win 10 Pro.
Was meinst du mit zusätzlichem Chip zwischen RAM und CPU?
BoMbY
Grand Admiral Special
- Mitglied seit
- 22.11.2001
- Beiträge
- 7.468
- Renomée
- 293
- Standort
- Aachen
- Prozessor
- Ryzen 3700X
- Mainboard
- Gigabyte X570 Aorus Elite
- Kühlung
- Noctua NH-U12A
- Speicher
- 2x16 GB, G.Skill F4-3200C14D-32GVK @ 3600 16-16-16-32-48-1T
- Grafikprozessor
- RX 5700 XTX
- Display
- Samsung CHG70, 32", 2560x1440@144Hz, FreeSync2
- SSD
- AORUS NVMe Gen4 SSD 2TB, Samsung 960 EVO 1TB, Samsung 840 EVO 1TB, Samsung 850 EVO 512GB
- Optisches Laufwerk
- Sony BD-5300S-0B (eSATA)
- Gehäuse
- Phanteks Evolv ATX
- Netzteil
- Enermax Platimax D.F. 750W
- Betriebssystem
- Windows 10
- Webbrowser
- Firefox
Chips - damit meine ich diese komischen kleinen Dinger aus Silizium, mit den vielen Transistoren drin? Oder was meinst Du?
"The Phy interface may be located in various locations including on a die of a central processing unit (CPU)."
Ich würde so etwas - wie gesagt - im optionalen Chipset auf dem Motherboard integrieren.
Aber vermutlich ist sowas den Jungs von AMD zu schwierig, und der Sockel wird keinerlei Neuerungen bringen, und nur max. Dual Channel und nur maximal 16 PCIe Lanes bringen, und die zusätzlichen Pins dienen alle nur der Stromversorgung. Und außerdem wird Zen auch eine lahme Krücke, und die GPUs sind ehh alle Kacke und langsam (und die Treiber!). Und AMD ist ja ehh schon Pleite, und kann sich keine Neuentwicklungen mehr leisten. Hab ich was vergessen? Eigentlich kann man sich jede Spekulation hier sparen - und ich denke das werde ich ab jetzt auch machen.
"The Phy interface may be located in various locations including on a die of a central processing unit (CPU)."
Ich würde so etwas - wie gesagt - im optionalen Chipset auf dem Motherboard integrieren.
Aber vermutlich ist sowas den Jungs von AMD zu schwierig, und der Sockel wird keinerlei Neuerungen bringen, und nur max. Dual Channel und nur maximal 16 PCIe Lanes bringen, und die zusätzlichen Pins dienen alle nur der Stromversorgung. Und außerdem wird Zen auch eine lahme Krücke, und die GPUs sind ehh alle Kacke und langsam (und die Treiber!). Und AMD ist ja ehh schon Pleite, und kann sich keine Neuentwicklungen mehr leisten. Hab ich was vergessen? Eigentlich kann man sich jede Spekulation hier sparen - und ich denke das werde ich ab jetzt auch machen.
Dresdenboy
Redaktion
☆☆☆☆☆☆
Klar, das geht natürlich immer.Jo, heißt ja nicht, dass die Idee schlecht ist. Nur, dass sie nicht umgesetzt wurde bisher. Das wäre auf jeden Fall eine Möglichkeit wie man z.B. Quad-Channel-DDR4 mit weniger Pins anbinden könnte. Im Prinzip hatte ich etwas ähnliches vor ein paar Wochen mal irgendwo geschrieben, und das Patent bestätigt auf jeden Fall, dass die Idee nicht komplett falsch war.
Nachdem ich übrigens den Hinweis "L0 Cache" = "Stack Cache" in einem Patent fand, sah ich auch nach etwas Recherche, das AMD das Thema schon in min. 10 Patenten von '96 bis '99 behandelt hatte. Mal sehen, wie das übertragbar ist.
Die wohl einzige andere Firma, die derzeit einiges zum Thema Stack Cache macht, ist Softmachines (VISC).
Complicated
Grand Admiral Special
- Mitglied seit
- 08.10.2010
- Beiträge
- 4.950
- Renomée
- 441
- Mein Laptop
- Lenovo T15, Lenovo S540
- Prozessor
- AMD Ryzen 7 3700X
- Mainboard
- MSI X570-A PRO
- Kühlung
- Scythe Kama Angle - passiv
- Speicher
- 32 GB (4x 8 GB) G.Skill TridentZ Neo DDR4-3600 CL16-19-19-39
- Grafikprozessor
- Sapphire Radeon RX 5700 Pulse 8GB PCIe 4.0
- Display
- 27", Lenovo, 2560x1440
- SSD
- 1 TB Gigabyte AORUS M.2 PCIe 4.0 x4 NVMe 1.3
- HDD
- 2 TB WD Caviar Green EADS, NAS QNAP
- Optisches Laufwerk
- Samsung SH-223L
- Gehäuse
- Lian Li PC-B25BF
- Netzteil
- Corsair RM550X ATX Modular (80+Gold) 550 Watt
- Betriebssystem
- Win 10 Pro.
Das als "Phy" bezeichnete ist das Speicherinterface und kein zusätzlicher Chip. ^^ Hier geht es um dynamische Taktung des Interfaces. Da ist kein zusätzlicher Chip, sondern der Aufbau ist anders.
Aus dem Patent:
http://www.ijecce.org/administrator...arch/files/publications/IJECCE_3416_Final.pdf
Aus dem Patent:
Neu ist die Implementierung von CSR für DDR4. Hier besser beschrieben:Double data rate (DDR) SDRAM transfers data on both the rising and falling edges of the clock signal. Such memory devices use a lower clock frequency but require strict control of the timing of the electrical data and clock signals. The first version of such devices (DDR1) achieved nearly twice the bandwidth of a single data rate (SDR) SDRAM running at the same clock frequency. DDR2 and DDR3 SDRAM devices are subsequent improvements over DDR1 devices. Regardless of which type of DDR memory is used (DDR1/DDR2/DDR3), a physical interface (Phy) is coupled directly between the memory controller and the DDR SDRAM devices. The Phy interface generally includes circuitry for handling the timing requirements of the DDR SDRAM data strobes. Typical Phy interface implementations provide no mechanism to rapidly adjust memory performance level or demanded power.
http://www.ijecce.org/administrator...arch/files/publications/IJECCE_3416_Final.pdf
IT-Extremist
Gesperrt
- Mitglied seit
- 09.12.2015
- Beiträge
- 225
- Renomée
- 1
Ist das mit dem Centaur-Pufferchip vergleichbar, den IBM beim POWER8 verwendet?Es ist ein zusätzlicher Chip zwischen RAM und CPU. Der Chip und die CPU können anders aneinander angebunden sein, z.B. per GMI oder einfach mit höherem Takt und QDR, oder was auch immer man benötigt um mehr Daten durch die Leitungen zu bekommen.
https://en.wikipedia.org/wiki/POWER8#Centaur
Der centaur chip scheint scheint lediglich ein RAM interface extender mit einem SRAM cache zu sein. Memory Controller außerhalb der CPU mit einem anderen Bus waren ja früher gang und gebe. Erst K8 hat diesen integriert und damit die Latenzen deutlich verbessert. Ein Speichercontroller außerhalb wäre da wieder ein Rückschritt.
Der Kommentar steht in dem Patent wohl nur um dieses möglichst weit zu fassen und zu verhindern, dass jemand anderes auf das glriche Prinzip auch wieder ein neues Patent anmekden kann. In dem Patent geht es ja auch eigentlich um ein ganz anderes Thema.
Der Kommentar steht in dem Patent wohl nur um dieses möglichst weit zu fassen und zu verhindern, dass jemand anderes auf das glriche Prinzip auch wieder ein neues Patent anmekden kann. In dem Patent geht es ja auch eigentlich um ein ganz anderes Thema.
Complicated
Grand Admiral Special
- Mitglied seit
- 08.10.2010
- Beiträge
- 4.950
- Renomée
- 441
- Mein Laptop
- Lenovo T15, Lenovo S540
- Prozessor
- AMD Ryzen 7 3700X
- Mainboard
- MSI X570-A PRO
- Kühlung
- Scythe Kama Angle - passiv
- Speicher
- 32 GB (4x 8 GB) G.Skill TridentZ Neo DDR4-3600 CL16-19-19-39
- Grafikprozessor
- Sapphire Radeon RX 5700 Pulse 8GB PCIe 4.0
- Display
- 27", Lenovo, 2560x1440
- SSD
- 1 TB Gigabyte AORUS M.2 PCIe 4.0 x4 NVMe 1.3
- HDD
- 2 TB WD Caviar Green EADS, NAS QNAP
- Optisches Laufwerk
- Samsung SH-223L
- Gehäuse
- Lian Li PC-B25BF
- Netzteil
- Corsair RM550X ATX Modular (80+Gold) 550 Watt
- Betriebssystem
- Win 10 Pro.
Bei HBM ist ein Teil des Memory Controllers und des Interfaces auf den Logic-Die des HBM-Stacks gewandert. Dies könnte auch bei DDR4-Stacking der Fall sein.
amdfanuwe
Grand Admiral Special
- Mitglied seit
- 24.06.2010
- Beiträge
- 2.372
- Renomée
- 34
- Prozessor
- 4200+
- Mainboard
- M3A-H/HDMI
- Kühlung
- ein ziemlich dicker
- Speicher
- 2GB
- Grafikprozessor
- onboard
- Display
- Samsung 20"
- HDD
- WD 1,5TB
- Netzteil
- Extern 100W
- Betriebssystem
- XP, AndLinux
- Webbrowser
- Firefox
- Verschiedenes
- Kaum hörbar
Der Phy als seperater Chip macht doch eigentlich nur auf einem Interposer Sinn. Könnte in 45nm ausgelegt sein und spart auf der eigentlichen CPU eine Menge Platz der sonst für die Leistungstransistoren benötigt würde.
Complicated
Grand Admiral Special
- Mitglied seit
- 08.10.2010
- Beiträge
- 4.950
- Renomée
- 441
- Mein Laptop
- Lenovo T15, Lenovo S540
- Prozessor
- AMD Ryzen 7 3700X
- Mainboard
- MSI X570-A PRO
- Kühlung
- Scythe Kama Angle - passiv
- Speicher
- 32 GB (4x 8 GB) G.Skill TridentZ Neo DDR4-3600 CL16-19-19-39
- Grafikprozessor
- Sapphire Radeon RX 5700 Pulse 8GB PCIe 4.0
- Display
- 27", Lenovo, 2560x1440
- SSD
- 1 TB Gigabyte AORUS M.2 PCIe 4.0 x4 NVMe 1.3
- HDD
- 2 TB WD Caviar Green EADS, NAS QNAP
- Optisches Laufwerk
- Samsung SH-223L
- Gehäuse
- Lian Li PC-B25BF
- Netzteil
- Corsair RM550X ATX Modular (80+Gold) 550 Watt
- Betriebssystem
- Win 10 Pro.
Womit bindest du einen separaten PHY dann an den Chip an? Mit einem weiteren PHY? Es ist das Interface. Wie soll man das aus dem Chip auslagern?
Vielleicht hilft dieses Schaubild:
Das "Bus-Segment" ist der PHY.
Vielleicht hilft dieses Schaubild:
Das "Bus-Segment" ist der PHY.
Zuletzt bearbeitet:
Womit bindest du einen separaten PHY dann an den Chip an? Mit einem weiteren PHY? Es ist das Interface. Wie soll man das aus dem Chip auslagern?
EIn Phy ist ein Treiber (elektrisch) der zwischen zwei unterschiedlichen elektrischen und physikalischen Leitungen umsetzt, gerne werden auch Schutzfunktionen auf der "starken" Seite implementiert. Typischerweise werden die an Stellen eingesetzt wo zwischen verschiedenen Leitungscharakteristiken umgesetzt werden muß. Evtl. kommt noch eine Kodierung dazu, z.B. NRZ, Manchester, o.ä..
Eine Interposerleitung braucht keinen aufwendigen bzw. "starken" PHY, und Platz benötigen insbesondere die Schutzdioden. Im Interposerthread habe ich ein Paper dazu verlinkt.
Zuletzt bearbeitet:
sompe
Grand Admiral Special
- Mitglied seit
- 09.02.2009
- Beiträge
- 14.496
- Renomée
- 2.034
- Mein Laptop
- Dell G5 15 SE 5505 Eclipse Black
- Prozessor
- AMD Ryzen 9 3950X
- Mainboard
- MSI MPG X570 GAMING PRO CARBON WIFI
- Kühlung
- Wasserkühlung
- Speicher
- 4x 16 GB G.Skill Trident Z RGB, DDR4-3200, CL14
- Grafikprozessor
- AMD Radeon RX 6900 XT
- Display
- 1x 32" LG 32UD89-W + 1x 24" Dell Ultrasharp 2405FPW
- SSD
- Samsung SSD 980 PRO 1TB, Crucial MX500 500GB, Intel 600p 512GB, Intel 600p 1TB
- HDD
- Western Digital WD Red 2 & 3TB
- Optisches Laufwerk
- LG GGC-H20L
- Soundkarte
- onboard
- Gehäuse
- Thermaltake Armor
- Netzteil
- be quiet! Dark Power Pro 11 1000W
- Betriebssystem
- Windows 10 Professional, Windows 7 Professional 64 Bit, Ubuntu 20.04 LTS
- Webbrowser
- Firefox
Der centaur chip scheint scheint lediglich ein RAM interface extender mit einem SRAM cache zu sein. Memory Controller außerhalb der CPU mit einem anderen Bus waren ja früher gang und gebe. Erst K8 hat diesen integriert und damit die Latenzen deutlich verbessert. Ein Speichercontroller außerhalb wäre da wieder ein Rückschritt.
Der Kommentar steht in dem Patent wohl nur um dieses möglichst weit zu fassen und zu verhindern, dass jemand anderes auf das glriche Prinzip auch wieder ein neues Patent anmekden kann. In dem Patent geht es ja auch eigentlich um ein ganz anderes Thema.
Ich glaube eher das es eine Abwähung der Vor- und Nachteile wäre.
Vor dem K8 war der Speichercontroller im Chipsatz, was eine deutlich größere Entfernung wäre als eine MCM oder Interposer Lösung und so größere Probleme bereitet.
Das Proglem beim Speicherinterface im Chip sind eher dessen Strukturen bzw. die Treiber Stufen die für genug Saft für die Kommunikation mit dem RAM sorgen. Diese Leistungs Stufen haben aufgrund der Ströme ein mindest Platzbedarf und können deshalb nicht ohne weiteres mit den Fertigungsverfahre mit schrumpfen. Dafür sind moderne Verfahren eher sowas wie "Perlen vor die Säue". Ist also so oder so ein Einsatz eines Interposers geplant dann könnte es durchaus sinnvoll sein diese Leistungsstufe auslagern denn dafür reichen auch deutlich gröbere Fertigungsverfahren. Ich könte mir eine ähnliche Lösung wie bei HBM vorstellen, sofern ich den Aufbau aus #116 richtig interpretiere.
Ein Vorverstärker im Chip für die Kommunikation mit dem Logic Die und die Leistungsstufe im Logic Die zum Ansprechen des Speichers.
Durch die geringen Entfernungen könnten sich auch die Latenzen im Rahmen halten.
Complicated
Grand Admiral Special
- Mitglied seit
- 08.10.2010
- Beiträge
- 4.950
- Renomée
- 441
- Mein Laptop
- Lenovo T15, Lenovo S540
- Prozessor
- AMD Ryzen 7 3700X
- Mainboard
- MSI X570-A PRO
- Kühlung
- Scythe Kama Angle - passiv
- Speicher
- 32 GB (4x 8 GB) G.Skill TridentZ Neo DDR4-3600 CL16-19-19-39
- Grafikprozessor
- Sapphire Radeon RX 5700 Pulse 8GB PCIe 4.0
- Display
- 27", Lenovo, 2560x1440
- SSD
- 1 TB Gigabyte AORUS M.2 PCIe 4.0 x4 NVMe 1.3
- HDD
- 2 TB WD Caviar Green EADS, NAS QNAP
- Optisches Laufwerk
- Samsung SH-223L
- Gehäuse
- Lian Li PC-B25BF
- Netzteil
- Corsair RM550X ATX Modular (80+Gold) 550 Watt
- Betriebssystem
- Win 10 Pro.
Eine Interposerleitung braucht keinen aufwendigen bzw. "starken" PHY, und Platz benötigen insbesondere die Schutzdioden. Im Interposerthread habe ich ein Paper dazu verlinkt.
Deshalb ist das Fiji-SI für HBM 1024 bit auch ungefähr so groß wie das 64-bit SI bei Tonga. Aber das ist etwas anderes als das ganze SI auf einem separaten Chip auszulagern.
Und deshalb braucht DDR4 Anpassungen am PHY für die höhere Datenrate. Bisher waren das DDR/DDR2/DDR3 PHY kompatibel, was man ja an Dual-Speichercontrollern der Phenom II z.B. sehen kann.
w0mbat
Commodore Special
- Mitglied seit
- 19.05.2006
- Beiträge
- 416
- Renomée
- 18
- Mein Laptop
- Lenovo ThinkPad L450@Ubuntu MATE
- Prozessor
- AMD Ryzen 7 5800X3D
- Mainboard
- MSI MAG B550M Mortar Max WIFI
- Kühlung
- NZXT Kraken X63
- Speicher
- G.SKILL F4-3600C17D-32GTZR
- Grafikprozessor
- XFX Speedster QICK 319 Radeon RX 6800 BLACK Gaming
- Display
- LG 34UC79G-B
- SSD
- 2TB WD_BLACK SN850X | 2TB Samsung 970 EVO Plus
- Soundkarte
- Realtek ALC1220
- Gehäuse
- Lian Li O11 Dynamic Mini
- Netzteil
- Cougar SF750 Platinum
- Tastatur
- CM QuickFire Rapid-i
- Maus
- Logitech G Pro X Superlight 2
- Betriebssystem
- Windows 11 Pro x64
- Webbrowser
- Firefox
Kann Skylake nicht auch DDR3 & DDR4?
Stefan Payne
Grand Admiral Special
Ja, kann er.
amdfanuwe
Grand Admiral Special
- Mitglied seit
- 24.06.2010
- Beiträge
- 2.372
- Renomée
- 34
- Prozessor
- 4200+
- Mainboard
- M3A-H/HDMI
- Kühlung
- ein ziemlich dicker
- Speicher
- 2GB
- Grafikprozessor
- onboard
- Display
- Samsung 20"
- HDD
- WD 1,5TB
- Netzteil
- Extern 100W
- Betriebssystem
- XP, AndLinux
- Webbrowser
- Firefox
- Verschiedenes
- Kaum hörbar
Wer redet denn davon?Aber das ist etwas anderes als das ganze SI auf einem separaten Chip auszulagern.
Ging doch eigentlich nur um den Phy, oder hab ich was verpasst?
Der in deinen Bildern eingezeichnete Phy bleibt. Für die Kommunikation mit den Komponenten auf dem Motherboard werden aber wesentlich dickere Phy's benötigt.
Ein seperater Phy Chip könnte in einem groberen Prozess gefertigt werden und alle Leistungstreiber beinhalten sowie etwas Logik, bei der es nicht auf extrem geringe Verlustleistung und hohe Frequenzen ankommt.
Möglich ist viel. Lassen wir uns überraschen, was die Interposertechnik noch bringt.
Ich hab das Paper bzgl. aktiven Interposern noch mal rausgesucht: http://www.planet3dnow.de/vbulletin...nd-Logic-ICs?p=5022898&viewfull=1#post5022898
Da bleibt die Frage, was das ganze denn nun bringen soll. Man spart zwar auf dem CPU Die ein paar mm², braucht dafür aber einen hunderte mm² großen Interposer und einen zusätzlichen Phy Chip. Zusätzlich wird auch wieder das Packaging erschwert und damit deutlich teuerer. Und Pins für den AM4 Sockel spart das auch nicht, das ginge nur über externe Lösungen wie eine Northbridge.
Für Desktop CPUs braucht man diesen Aufwand ja ohnehin nicht treiben, da hier Dual Channel DDR4 wohl kaum limitieren sollte. Und bei APUs kann man auf den Interposer auch gleich HBM setzen, damit hat man dann deutlich mehr gewonnen.
Ich finde HBM als zusätzliche Cachestufe für GPU und CPU immer noch die eleganteste Lösung für eine APU.
Für Desktop CPUs braucht man diesen Aufwand ja ohnehin nicht treiben, da hier Dual Channel DDR4 wohl kaum limitieren sollte. Und bei APUs kann man auf den Interposer auch gleich HBM setzen, damit hat man dann deutlich mehr gewonnen.
Ich finde HBM als zusätzliche Cachestufe für GPU und CPU immer noch die eleganteste Lösung für eine APU.
amdfanuwe
Grand Admiral Special
- Mitglied seit
- 24.06.2010
- Beiträge
- 2.372
- Renomée
- 34
- Prozessor
- 4200+
- Mainboard
- M3A-H/HDMI
- Kühlung
- ein ziemlich dicker
- Speicher
- 2GB
- Grafikprozessor
- onboard
- Display
- Samsung 20"
- HDD
- WD 1,5TB
- Netzteil
- Extern 100W
- Betriebssystem
- XP, AndLinux
- Webbrowser
- Firefox
- Verschiedenes
- Kaum hörbar
Da bleibt die Frage, was das ganze denn nun bringen soll. Man spart zwar auf dem CPU Die ein paar mm²,
Kommt halt drauf an, ob die paar mm² auf teurem CPU Silizium nicht teurer sind als die Lösung mit externem Phy. Eventuell lassen sich die Leistungstransistoren und Dioden auch komplett direkt im Interposer integrieren.
Letztendlich wird das gemacht, mit dem man meint den Gewinn maximieren zu können.
Ähnliche Themen
- Antworten
- 0
- Aufrufe
- 318
- Antworten
- 0
- Aufrufe
- 477
- Antworten
- 0
- Aufrufe
- 899
- Antworten
- 0
- Aufrufe
- 73
- Antworten
- 0
- Aufrufe
- 94